本论文是一篇关于移动通信相关毕业论文格式,关于基于SRL16E的PN码生成器的设计相关在职研究生毕业论文范文。免费优秀的关于移动通信及序列及软件设计方面论文范文资料,适合移动通信论文写作的大学硕士及本科毕业论文开题报告范文和学术职称论文参考文献下载。
引言
近年来,扩频通信技术在移动通信、个人通信、室内无线通信以及卫星通信中得到越来越广泛的应用.对于DS-CDMA(DirectSequence-CodeDivisionMultipleAccess,直接序列一码分多址)移动通信系统,因其具有较好的抗干扰性能而成为军事通信、民用通信以及宇宙通信的一种重要的通信体制.扩频通信的一项关键技术是扩频信号的设计,以及对它的捕捉和跟踪.在DS-CDMA移动通信中,也正是利用扩频码来实现用户多址,从而使多用户能同时共享同一频带进行通信.
在扩频通信中,通常在伪随机序列(Pseudo-randomNoise,PN)的基础上产生扩频码.然而,扩频码(PN序列)的生成一直是通信工程师最关心的问题之一.随着FPGA(FieldProgrammableGateArray,现场可编程逻辑门阵列)技术的发展,很多人采用FPGA来实现PN序列发生器.通常情况下应用FPGA来实现PN码生成器所采用的方法是利用触发器及逻辑门来组成线性反馈移位寄存器,从而产生所需的PN序列.然而这种方法会占用大量的触发器资源,不利于缩小芯片面积及制造成本.SRL16E是Xilinx公司Virtex