本论文是一篇软件设计类有关电大专科论文格式,关于基于FPGA的E1信号校验电路的设计相关函授毕业论文范文。免费优秀的关于软件设计及集成电路及信号方面论文范文资料,适合软件设计论文写作的大学硕士及本科毕业论文开题报告范文和学术职称论文参考文献下载。
【摘 要 】 针对通信中的基群信号传输校验问题,本文提出了一种基于FPGA的E1信号校验分析电路的实现方法.根据ITU-T的相关规定,以E1信号为对象分析了CRC-4校验原理,采用VDHL语言完成建模和仿真运行,在FPGA中较好地实现了信号的CRC-4校验.
【关 键 词 】 E1 FPGA CRC校验
在SDH网络传输中,正确分析信号是必需的,且要求其能够准确、完整地对映射进来的PDH信号进行分析及处理.传输系统中E1信号是PDH数据的基本帧单元,为了判断在传输过程中是否发生错误,需要采用ITU-T规定的CRC校验,以便保证信号的正确传输.
本文提出了一种基于FPGA的E1信号校验分析电路.FPGA是当今应用最广泛的可编程专用集成电路之一,具有静态可重复编程和动态在系统重构的特性,极大地提高了电子系统设计的灵活性和通用性.基于FPGA设计的E1数据校验电路,处理速度快、便于升级.
三、FPGA实现
本设计中,采用8位序列信号,生成CRC-4位校验码.
根据校验原理,分别定义:clock为系统时钟信号,nrst为复位信号,sda为8位有效